Faraday Technology Corporation hat seine SerDes-Gesamtlösung (Serialisierer/Deserialisierer) auf den Markt gebracht. Sie umfasst das SerDes-IP-Design auf UMC 28nm und den entsprechenden IP Advanced (IPA) Service, der die IP-Subsystemintegration, die PHY-Hardcore-Implementierung und die Signalintegritäts-/Powerintegritätsanalyse (SI/PI) auf dem System mit Gehäuse- und PCB-Design umfasst. Faraday hat die SerDes-Gesamtlösung bereits erfolgreich in massenproduzierte ASICs für Fiber-to-the-Home (FttH), Home-Gateways, Ethernet-Switches, SSD, Industrieautomatisierung und 5G-Basisband und andere Anwendungen integriert. Die Kombination von siliziumerprobter SerDes-IP mit dem IPA-Service von Faraday beschleunigt den Weg des Kunden in die Massenproduktion.

Das liegt daran, dass die IP-Subsystemintegration den Zeitaufwand für die IP-Verifizierung der Schnittstellenprotokollfunktion im System reduziert und die PHY-Hardcore-Implementierung die Schnittstellenleistung auf der Grundlage der speziellen Konfiguration des Kunden gewährleistet. In der Zwischenzeit liefert der IPA-Service die PCB-Layout-Richtlinie und unterstützt die SI/PI-Analyse, um den Datentransferdurchsatz ohne Systemfehler zu erhöhen. Durch den Einsatz hauseigener automatischer IC-Testgeräte (ATE) und Konformitätsmessgeräte kann der IPA-Service den Testablauf bei verschiedenen Temperaturen im Labor beschleunigen, um Probleme vor der Massenproduktion zu lösen.